数字式时间继电器抗干扰方法

   2017-01-02 互联网10830

  (2)数字电路抗干扰一般措施




  ①时钟频率应在工作允许的条件下选用最低的;②必须对电源线,控制线去耦以防止外部干扰进入;③每个集成电路的电源与地之间要加去耦电容。要求电容的高频性能好;④在速度不快的信号线上加去耦电容。




  (3)合理设计印刷电路板①印刷板上的电源与地线要呈“井”字形布线,以均衡电流,降低线路电阻;②布线时高、低压线分开,交、直流分开;③输入、输出线不要紧靠时钟发生器、电源线等电磁热线,不要紧靠复位线、控制线等脆弱信号线;④相邻板间交叉布线;⑤尽量减少电源线走线的有效包围面积,这样可以减少电磁耦合;⑥相邻层布线应互相垂直;⑦走线不要有分支,以防导致反射和产生谐波;⑧正确接入旁路电容。数字电路在工作时,电流突变较大,会产生很强噪声信号,应按图4在电源线上正确接入旁路电容;⑨接地点集中。




  (4)合理配线①输入电源线与地线应尽量短;②板与板间的连线或接插件连线应尽量短。且线与线间分开;③配线时,电源线与触点引出线应分开;④正、负电源线应互相绞合,以降低共模干扰。




  (5)采用新工艺①采用贴装技术采用表面贴装装封技术,可以显著减少由于器件的引线较长而产生的杂散寄生电容、电感,简化了屏蔽的设计,所以在很大程度上减少了电磁干扰和射频干扰。②采用多层线路板从2层印制电路板改为4层印制电路板,可大大改善发射和抗扰度性能。




  2结语




  以上分析了数字式时间继电器抗干扰的问题。经实际应用,解决了以前数字式时间继电器所存在的干扰问题,动作可靠性有很大提高,在某项电力系统中现场应用,也得到了证实。





 
举报收藏 0打赏 0评论 0
点击排行